Tetik, temsil eden en basit cihazdır.dijital otomatik makine. İki istikrar devleti vardır. Bu durumlardan birine "1" değeri, diğeri "0" atanır. Cihazın durumu ve içindeki ikili bilginin değeri, çıkış sinyalleriyle belirlenir: doğrudan ve ters. Mantıksal birime tekabül eden ileri çıkışta bir potansiyel oluşturulduğunda, tetikleme durumuna tek olarak denir (ters çıkış potansiyeli mantıksal bir sıfıra karşılık gelir). Doğrudan çıktıda potansiyel yoksa, tetikleyici durumuna sıfır denir.

Tetikleyicileri aşağıdaki şekillerde sınıflandırın:

1. Kayıtlı bilgi metodu ile (asenkron ve senkron).

2. Bilgi yönetimi yöntemiyle (istatistiksel, dinamik, tek aşamalı, çok aşamalı).

3. Mantıksal bağlantıların gerçekleştirilmesi yoluyla (JK-flip-flop, RS-flip-flop, T-flip-flop, D-flip-flop ve diğer tipler).

Her türlü tetikleyicinin temel parametreleri şunlardır: giriş sinyalinin maksimum süresi, tetik değiştirilmesi için gereken zaman gecikmesi ve ayrıca tepki verme süresi.

Bu makalede, bu tür cihazlardan bahsedelim,T-tetikleyici olarak. Bu tür tetikleyiciler, sayılabilir bir girdi olarak adlandırılan yalnızca bir bilgi (T) girdisine sahiptir. Her bir kontrol sinyalinin sayım (T) girdisini aldıktan sonra durumunu ve durumunu değiştirir.

T yazbozu

Geçiş tablosuna göre kanunflip-flop çalışma karakteristik denklem ile tarif edilir: burada Q (t + 1) TTQ "t V T'tQt T flip-flop, bir mantık bir uygularken olarak durumunu muhafaza edecek bir giriş terminali (T) girerken bir mantık sıfır olduğu denklemden aşağıdaki =. ters olacaktır.

StTtS(t + 1)
000
011
101
110

Tabloda T-flip-flopun gerçekleştirdiği görülmektedirtoplama işleminde, böyle bir tetikleyicinin adının sayılabilir olmasına sebep olan şey, bilgi (T) girdisinin sayılabilir bir girdi olmasıdır. Böyle bir tetiğin girişindeki sinyal seviyesi çıktıda (Q) iki kat daha sık görülür. Buna göre, T-flip-flopu bir frekans bölücü olarak kullanılır.

Asenkron tipin bir T-tetikleyicisi olabilirilave bağlantılara sahip iki aşamalı bir RS flip-flopu temel alınarak oluşturulur: flip-flop (Q) çıkışı girişe (R) ve çıkışa (Q ') girişe (S) bağlanmalıdır. Bilgi girişi (T) senkron giriş (C) olacaktır.

Fotoğraf bir T-tetikleyiciyi göstermektedir. İşlevsel şema.

T-tetik devresi

Bilgi girişlerinde başlangıç ​​durumundaVe-NO eleman ikinci flip-flop girişine, bir mantık bir seviye üretecek çünkü tetikleme birinci kalıcı bir kopya durumu meydana edilen mantıklı sıfır sayacı (T) girişine uygulanır (R ve S) beslenen mantık sıfır düzeyi, ikinci bir çevirme-flop flip-flop. Eğer T-flip-flop birleşme durumundaysa, o zaman girişler (R ve S) sırasıyla sıfır ve birlik seviyeleri ile beslenecektir. İlk sinyal, mantıksal olana eşit olan sayım girişine ulaştığında, mantıksal birim ilk tetikleyiciye yazılır. İkinci tetikleyicinin durumu değişmez, çünkü AND geçidinin çıkışındaki sıfır seviyesi durumunu engellemez. Sayım darbesi çıkarıldıktan sonra, giriş (T) sıfıra ayarlanır ve ikinci tetikleyici mantıksal olana geçer.

Fotoğrafta senkron T-tetik var. İşlevsel şema.

T-tetik devresi

Senkronize t-flip-floplar, gerektiğinde T flip-flop girişinde bir mantıksal birim dizisinin potansiyelini temsil etmek için kullanılır.

</ p>